0 卖盘信息
BOM询价
您现在的位置: 首页 > 技术方案 >工业控制 > LatticeXP2:低成本Brevia开发方案

LatticeXP2:低成本Brevia开发方案

来源: eccn
2019-07-26
类别:工业控制
eye 83
文章创建人 拍明

原标题:LatticeXP2:低成本Brevia开发方案

  lattice公司的LatticeXP2系列是一款瞬时上电、安全、小尺寸的FPGA,具有多功能的开发平台,采用flexiFLASH™架构,结合了一个基于FPGA 基本结构的 4输入查找表(LUT)以及用于设计数据片上存储的闪存非易失性单元。 flexiFLASH架构提供了分布式和嵌入式存储器、增强型sysDSP™块、锁相环(PLL)和预置的源同步I/O。 多功能I/O支持DDR/DDR2以及7:1 LVDS。广泛应用在各种对成本敏感的领域,包括消费类电子、汽车、医疗和工业控制以及网络和计算。本文介绍了LatticeXP2系列主要特性和优点,方框图, LatticeXP2 Brevia评估板方框图,电路图和材料清单。

  LatticeXP2™是一款瞬时上电、安全、小尺寸的FPGA,具有多功能的开发平台,可快速实现设计创意并加速产品上市时间。

  LatticeXP2 提供了两倍于广受欢迎的MachXO™器件的逻辑和信号处理资源,可实现设计应用从MachXO器件的无缝升级。高速7:1 LVDS接口为视频应用提供了快速的图像数据传输。LatticeMico32™软处理器甚至允许LatticeXP2被用作一个微控制器。

  LatticeXP2 器件是基于莱迪思独特的flexiFLASH™架构,结合了一个基于FPGA基本结构的 4输入查找表(LUT)以及用于设计数据片上存储的闪存非易失性单元。flexiFLASH架构提供了分布式和嵌入式存储器、增强型sysDSP™块、锁相环(PLL)和预置的源同步I/O。多功能I/O支持DDR/DDR2以及7:1 LVDS。

  此外,LatticeXP2器件特性还包括:能够访问通用串行TAG存储器、固有的设计安全性、128位AES位流加密、通过TransFR™实现实时更新和现场重构以及双启动技术。

  莱迪思的ispLEVER®设计工具使您能使用LatticeXP2系列FPGA有效地实现复杂的设计。适用于LatticeXP2系列的预先设计的 IP(Intellectual Property)LatticeCORE™ 模块,增强了ispLEVER®工具的功能。通过使用这些标准的IP模块,设计师们可以有更多时间专注于他们自己的独特设计,提高其设计效率。

  图1 LatticeXP2系列方框图

  LatticeXP2系列主要特性和优点:

  flexiFLASH架构

  • 瞬时上电(1ms),单片集成

  • 高的逻辑与I/O比

  • 嵌入式和分布式存储器

  • 灵活、高性能的I/O

  现场更新技术

  图2 LatticeXP2 Brevia开发板SoC方框图

  • TransFR技术——在设备持续工作的情况下更新逻辑配置

  • 使用外部SPI闪存的双引导功能提高了可靠性

  • 使用128位AES位流加密的安全更新

  优化的FPGA架构

  • 密度从5K到40K的4输入查找表(LUT)

  • 高达885 Kbit的sysMEM™ 模块RAM

  • 高达83 Kbit的分布式RAM

  图3 LatticeXP2 Brevia评估板方框图

  图4 LatticeXP2 Brevia评估板外形图

  • 低成本的TQFP、PQFP和BGA封装

  高性能sysDSP模块

  • 3至8个乘法和累加模块

  • 12至32个18x18乘法器

  灵活的sysIO™缓冲器支持:

  • LVCMOS 3.3/2.5/1.8/1.5/1.2; LVTTL

  • SSTL 18 class I、II; SSTL 3/2 class I、II

  • HSTL15 class I; HSTL18 class I、 II

  • PCI

  • LVDS、Bus-LVDS、LVPECL

  预置的源同步接口

  • 高达200MHz/400Mbps的DDR/DDR2

  • 高达600Mbps的7:1 LVDS

  • 高达750Mbps的通用接口

  多达4个sysCLOCK™ PLL

  图5 LatticeXP2 Brevia评估板电路图(1)

  系统级支持

  • 用于器件编程的SPI/JTAG接口

  • IEEE标准1149.1边界扫描

  • 用于初始化和通用功能的板上振荡器

  • 软错误检测(SED)逻辑

  • 1.2V电源核电压

  LatticeXP2 系列选型表:

  LatticeXP2 Brevia开发套件包括:

  LatticeXP2 Brevia评估板,这是一个小型评估板(约一张名片大小),包括以下元件和电路:

  • LatticeXP2-5E 6TN144C

  • 2兆位的SPI闪存

  • 128K的8-bit SRAM

  • RS232 DB9连接器

  • 通用I/ O的2x20扩展头

  • 通用I/ O的2x5扩展头

  • 4个通用按钮

  • 一个复位按钮

  • 4位DIP开关

  • 八状态LED

  • 预加载演示,该工具包包括一个预加载演示设计,集成了多种Lattice的参考设计,包括:LatticeMico8微控制器、SRAM控制器、SRAM控制器、SPI闪存控制器以及一个UART外设。

  • 一个RS232 DB9

  • 一个并行端口下载电缆,并行端口下载电缆可以使得FPGA重新配置。它还可以使用Reveal™分析工具。

  • 一个国际6V直流电源供应器



责任编辑:HanFeng

【免责声明】

1、本文内容、数据、图表等来源于网络引用或其他公开资料,版权归属原作者、原发表出处。若版权所有方对本文的引用持有异议,请联系拍明芯城(marketing@iczoom.com),本方将及时处理。

2、本文的引用仅供读者交流学习使用,不涉及商业目的。

3、本文内容仅代表作者观点,拍明芯城不对内容的准确性、可靠性或完整性提供明示或暗示的保证。读者阅读本文后做出的决定或行为,是基于自主意愿和独立判断做出的,请读者明确相关结果。

4、如需转载本方拥有版权的文章,请联系拍明芯城(marketing@iczoom.com)注明“转载原因”。未经允许私自转载拍明芯城将保留追究其法律责任的权利。

拍明芯城拥有对此声明的最终解释权。

标签: lattice FPGA LatticeXP2

相关资讯

方案推荐
基于MC33771主控芯片的新能源锂电池管理系统解决方案

基于MC33771主控芯片的新能源锂电池管理系统解决方案

AMIC110 32位Sitara ARM MCU开发方案

AMIC110 32位Sitara ARM MCU开发方案

基于AMIC110多协议可编程工业通信处理器的32位Sitara ARM MCU开发方案

基于AMIC110多协议可编程工业通信处理器的32位Sitara ARM MCU开发方案

基于展讯SC9820超低成本LTE芯片平台的儿童智能手表解决方案

基于展讯SC9820超低成本LTE芯片平台的儿童智能手表解决方案

基于TI公司的AM437x双照相机参考设计

基于TI公司的AM437x双照相机参考设计

基于MTK6580芯片的W2智能手表解决方案

基于MTK6580芯片的W2智能手表解决方案