0 卖盘信息
BOM询价
您现在的位置: 首页 > 电子资讯 >基础知识 > 搞定138译码器(15),基于74ls138译码器设计全加器

搞定138译码器(15),基于74ls138译码器设计全加器

来源: 21ic
2020-12-24
类别:基础知识
eye 15
文章创建人 拍明

原标题:搞定138译码器(15),基于74ls138译码器设计全加器

  138译码器的重要性不言而喻,因此对于138译码器,我们应当有所了解。为增加大家对138译码器的认识,本文将介绍如何利用74ls138译码器设计全加器。本文除了对74ls138译码器加以阐述外,文章第二部分将对74ls48译码器予以介绍。如果你对本文的内容存在一定兴趣,不妨继续往下阅读哦。

  一、基于74ls138译码器设计全加器

  两个二进制数之间的算术运算无论是加、减、乘、除,目前在数学计算机中都是化作若干步加法运算进行的。因此,加法器是构成算术运算器的基本单元。在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位,即将两个对应位的加数和来自低位的进位3个数相加。这种运算称为全加,所用的电路称为全加器。用两片74LS138设计一个全加器。在考虑到74LS138译码器为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理为:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。根据以上特性,设计制作出一个全加器。

  74LS138有三个附加的控制端。当输出为高电平(S=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平。带控制输入端的译码器又是一个完整的数据分配器。如果把作为“数据”输入端(在同一个时间),而将作为“地址”输入端,那么从送来的数据只能通过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外全是高电平,因此的数据以反码的形式从输出,而不会被送到其他任何一个输出端上。

  


  用门电路实现两个二进数相加并求出和的组合线路,称为一个全加器。

  


  全加器原理图

  


  A/a B/b C/c为全加器和译码器的输入,OUT为译码器的输出(0 ~7),S为加法器的和,Co为加法器进位输出。PS:假定译码器输出高电平有效。

  


  


  由表74LS138(2)得出:将3/8译码器的输出OUT(1,2,4,7)作为一个四输入或门的输入,或门的输出作为加法器的和;将3/8译码器的输出OUT(3,5,6,7)作为一个四输入的或门的输入,或门的输出作为加法器的进位输出。

  


  二、74ls48内部电路,74ls48译码器真值表

  用74ls138设计全加器

  74LS48芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和单片机系统的显示系统中,下面我就给大家介绍一下这个元件的一些参数与应用技术等资料。 74LS48除了有实现7段显示译码器基本功能的输入(DCBA)和输出(Ya~Yg)端外,7448还引入了灯测试输入端(LT)和动态灭零输入端(RBI),以及既有输入功能又有输出功能的消隐输入/动态灭零输出(BI/RBO)端。

  7段显示译码器74LS48是输出高电平有效的译码器,74LS48除了有实现7段显示译码器基本功能的输入(DCBA)和输出(Ya~Yg)端外,7448还引入了灯测试输入端(LT)和动态灭零输入端(RBI),以及既有输入功能又有输出功能的消隐输入/动态灭零输出(BI/RBO)端。

  74LS48逻辑图:

  


  74LS48方框图:

  


  74LS48符号图:

  


  上图中给出了74LS48的逻辑图,方框图和符号图。由符号图可以知道,4号管脚端具有输入和输出双重功能。作为输入(BI)低电平时,G21为0,所有字段输出置0,即实现消隐功能。作为输出(RBO),相当于LT,及CT0的与坟系,即LT=1,RBI=0,DCBA=0000时输出低电平,可实现动态灭零功能。3号(LT)端有效低电平时,V20=1,所有字段置1,实现灯测试功能。

  74ls48译码器真值表

  


  由7448真值表可获知所具有的逻辑功能:

  (1)7段译码功能(LT=1,RBI=1)

  在灯测试输入端(LT)和动态灭零输入端(RBI)都接无效电平时,输入DCBA经7448译码,输出高电平有效的7段字符显示器的驱动信号,显示相应字符。除DCBA = 0000外,RBI也可以接低电平,见表1中1~16行。

  (2)消隐功能(BI=0)

  此时BI/RBO端作为输入端,该端输入低电平信号时,表1倒数第3行,无论LT 和RBI输入什么电平信号,不管输入DCBA为什么状态,输出全为“0”,7段显示器熄灭。该功能主要用于多显示器的动态显示。

  (3)灯测试功能(LT = 0)

  此时BI/RBO端作为输出端, 端输入低电平信号时,表1最后一行,与 及DCBA输入无关,输出全为“1”,显示器7个字段都点亮。该功能用于7段显示器测试,判别是否有损坏的字段。

  (4)动态灭零功能(LT=1,RBI=1)

  此时BI/RBO端也作为输出端,LT 端输入高电平信号,RBI 端输入低电平信号,若此时DCBA = 0000,表1倒数第2行,输出全为“0”,显示器熄灭,不显示这个零。DCBA≠0,则对显示无影响。该功能主要用于多个7段显示器同时显示时熄灭高位的零。

  74ls48常用电路图:

  


  在MulTIsim10中使用74LS48电路见图,模块没有错误。为了省事,直接了一个限流电阻,20Ω,仿真正确工作。如果真实电路,应该在每段加300Ω限流电阻。


责任编辑:David

【免责声明】

1、本文内容、数据、图表等来源于网络引用或其他公开资料,版权归属原作者、原发表出处。若版权所有方对本文的引用持有异议,请联系拍明芯城(marketing@iczoom.com),本方将及时处理。

2、本文的引用仅供读者交流学习使用,不涉及商业目的。

3、本文内容仅代表作者观点,拍明芯城不对内容的准确性、可靠性或完整性提供明示或暗示的保证。读者阅读本文后做出的决定或行为,是基于自主意愿和独立判断做出的,请读者明确相关结果。

4、如需转载本方拥有版权的文章,请联系拍明芯城(marketing@iczoom.com)注明“转载原因”。未经允许私自转载拍明芯城将保留追究其法律责任的权利。

拍明芯城拥有对此声明的最终解释权。

相关资讯