0 卖盘信息
BOM询价
您现在的位置: 首页 > 电子资讯 >基础知识 > 电路设计软件解惑篇,protel电路设计软件难点解答(上)

电路设计软件解惑篇,protel电路设计软件难点解答(上)

来源: 21ic
2020-12-10
类别:基础知识
eye 19
文章创建人 拍明

原标题:电路设计软件解惑篇,protel电路设计软件难点解答(上)

  电路设计软件的诞生为设计增添了便利,每一款电路设计软件均具有各自特性。对于电路设计软件,小编通常以protel为例。为增进大家对电路设计软件的了解,本文将对一些protel电路设计软件相关问题加以讲解。如果你对本文内容具有兴趣,不妨继续往下阅读哦。

  


  问:请问在protel99se中倒入pads文件, 为何焊盘属性改了,

  答:这类问题,一般都需要手工做调整,如修改属性等。

  问:在protel99se中pcb打印输出时,如何让焊盘孔显示出来?

  答:在protel中如何放焊盘孔是方形的焊盘。

  问:如何自动布线中加盲,埋孔?

  答:设置自动布线规则时允许添加盲孔和埋孔

  问:protel的执行速度太慢,太耗内存了,这是为什么?而如allegro那么大的系统,执行起来却很流畅!

  答:最新的protel软件已不是完成一个简单的pcb设计,而是系统设计,包括文件管理、3d分析等。只要piii,128m以上内存,protel亦可运行如飞。

  问:在打开内电层时,放置元件和过孔等时,好像和内电层短接在一起了,是否正确 ?

  答:内电层显示出的效果与实际的缚铜效果相反,所以是正确的

  问:请问正版protelse多少钱???

  答:看你有什么具体要求了

  问:protel99se6的pcb通过specctra interface导出到specctra10.1里面,发现那些没有网络标号的焊盘都不见了,结果specctra就从那些实际有焊盘的地方走线,布得一塌糊涂,这种情况如何避免?

  答:凡涉及到两种软件的导入/导出,多数需要人工做一些调整。

  问:protel99se9层次图的总图用editexport spread生成电子表格的时候,却没有生成各分图纸里面的元件及对应标号、封装等。如果想用电子表格的方式一次性修改全部图纸的封装,再更新原理图,该怎么做?

  答:点中相应的选项即可。

  问:作硬件设计是不是一定要会protel?

  答:未必,但会protel,不失为一种捷径。

  问:在pcb中有画弧线? 在画完直线,接着直接可以画弧线具体如dos版弧线模式那样!能实现吗?能的话,如何设置?

  答:可以,使用shift+空格可以切换布线形式。

  


  问:vdd和gnd都用焊盘连到哪儿了,怎么看不到呀

  答:打开网络标号显示。

  问:如何把敷铜区中的分离的小块敷铜除去 ?

  答:在敷铜时选择"去除死铜" 。

  问:能告诉将要推出的新版本的protel的名称吗?简单介绍一下有哪些新功能?protel手动布线的推挤能力太弱 。

  答:protel dxp,在仿真和布线方面会有大的提高 。

  问:如何去掉pcb上元件的如电阻阻值,电容大小等等,要一个个去掉吗,有没有快捷方法 ?

  答:使用全局编辑,同一层全部隐藏 。

  问:为何99se存储时要改为工程项目的格式 ?

  答:便于文件管理。

  问:焊盘与地所连线如何设置宽度 ?

  答:包地前设置与焊盘的连接方式

  问:能否在做pcb时对元件符号的某些部分加以修改或删除?

  答:在元件属性中去掉元件锁定,就可在pcb中编辑元件,并且不会影响库中元件。

  问:如何修改一个集成电路封装内的焊盘尺寸?

  答:在库中修改一个集成电路封装内的焊盘尺寸大家都知道,在pcb板上也可以修改。(先在元件属性中解锁)

  问:哪种cad的pspice好用 ?

  答:由于基于spicse模型的仿真算法已非常成熟和没有新的突破,各eda软件在这方面的工具无实质性的区别。

  问:高速的时钟线如果布在电源或地层,有什么影响?

  答:因设计而异。

  问:如何修改一个集成电路封装内的焊盘尺寸? 若全局修改的话应如何设置?

  答:全部选定,进行全局编辑 。

  问:如何把布好pcb走线的细线条部分地改为粗线条 ?

  答:双击修改+全局编辑。注意匹配条件。修改规则使之适应新线宽。

  问:怎样从protel99中导入gerber文件 ?

  答:protel pcb只能导入自己的gerber,而protel的cam可以导入其它格式的gerber。

  问:powpcb的文件怎样用protel打开?

  答:先新建一pcb文件,然后使用导入功能达到。

  问:在protel99se中设计xilinx的cpld,可否用vhdl语言?

  答:在protel99se中设计xilinx的cpld,使用vhdl语言,需要单独购买一个接口软件。在下一版本中,可直接用vhdl语言输入。

  问:我用的protel 99版加入汉字就死机,是什么原因?

  答:应是d版所致。

  问:如何实现多个原器件的整体翻转?

  答:一次选中所要翻转的元件。

  问:新器件的封装库和原理图库哪里有?

  答:protel站点有protel的库研发中心,不断更新库资源。正版用户可以免费获得这些资源。

  问:自动布线的锁定功能不好用,系统有的会重布,不知道怎么回事?

  答:最新的版本无此类问题。

  问:怎么让做的资料中有孔径显示或符号标志,同allego一样 ?

  答:在输出中有选项,可以产生钻孔统计及各种孔径符号。

  问:直接画pcb板时,如何为一个电路接点定义网络名?

  答:在net编辑对话框中设置。

  问:如何将一块实物硬制版的布线快速、原封不动地做到电脑之中?

  答:最快的办法就是扫描,然后用bmp2pcb程序转换成胶片文件,然后再修改,但你的pcb精度必须在0.2mm以上。


责任编辑:David

【免责声明】

1、本文内容、数据、图表等来源于网络引用或其他公开资料,版权归属原作者、原发表出处。若版权所有方对本文的引用持有异议,请联系拍明芯城(marketing@iczoom.com),本方将及时处理。

2、本文的引用仅供读者交流学习使用,不涉及商业目的。

3、本文内容仅代表作者观点,拍明芯城不对内容的准确性、可靠性或完整性提供明示或暗示的保证。读者阅读本文后做出的决定或行为,是基于自主意愿和独立判断做出的,请读者明确相关结果。

4、如需转载本方拥有版权的文章,请联系拍明芯城(marketing@iczoom.com)注明“转载原因”。未经允许私自转载拍明芯城将保留追究其法律责任的权利。

拍明芯城拥有对此声明的最终解释权。

相关资讯